Programación de Sistemas Digitales con VHDLGrupo Editorial Patria, 2014 M10 21 - 376 páginas En la actualidad prácticamente todos los seres humanos nos encontramos rodeados de sistemas electrónicos de alta sofisticación que han cambiado nuestro estilo de vida, haciéndolo cada vez más confortable, como son teléfonos celulares, computadoras personales, televisores de alta definición, equipos de sonido, dispositivos de telecomunicaciones, equipos de medición o robots de investigación, entre otros. Todos estos sistemas tienen una similitud: su tamaño, de dimensiones tan pequeñas que parece increíble que sean igual o más potentes que los sistemas de mayor volumen que existieron hace algunos años. Estos avances son posibles gracias al desarrollo de la nanotecnología. |
Contenido
1 VHDL Estructura y organización | 1 |
2 Estructuras de programación | 27 |
3 Lógica secuencial estructuras y diseño | 49 |
4 Descripción de sistemas mediante el Algoritmo de la Máquina de Estado ASM | 79 |
5 Integración de entidades | 115 |
6 Control de robots móviles con VHDL | 133 |
7 Unidades de control y control microprogramado | 159 |
8 Componentes y diseño BitSlice con VHDL | 193 |
11 Controladores RISC | 273 |
12 Redes neuronales artificiales y VHDL | 291 |
Apéndice A Estructura de los dispositivos lógicos programables | 329 |
Apéndice B Programación de circuitos combinacionales básicos | 343 |
Apéndice C Identificadores tipos de datos y atributos | 349 |
Apéndice D Hojas técnicas del CPLD Cy7C372i | 355 |
Apéndice E Palabras reservadas en VHDL | 359 |
Apéndice F Operadores en VHDL | 361 |
9 Diseño jerárquico y programación estructural | 209 |
10 Introducción a la arquitectura de computadoras | 245 |
Términos y frases comunes
7 downto 0 activación algoritmo almacenar aplicación architecture archivo asignación begin 12 binario bits bloques lógicos brinco Bus de datos carta ASM circuito código de programación compuertas contador de programa correspondiente CPLD datoin declaración decodificador desarrollo describe descripción desplazamiento diagrama dirección diseño display dispositivos edo fut edo futuro ejemplo elsif end process entidad entity estructura Flag flip-flop FPGA función Hold ieee.std_logic_1164.all inout std_logic_vector instrucción integración library ieee línea Listado load logic vector lógicos programables macroceldas MATLAB mediante microprocesador módulo motor muestra multiplexor neurona notused operación perceptrón pins port map Prentice Hall process clk realiza redes neuronales redes neuronales artificiales registro reloj reset robot secuencia secuencial sensor señal de control signal siguiente sistemas digitales stack std_logic std_logic_vector 3 downto subrutina sumador tabla de verdad unidad de control utiliza valor variable véase figura VHDL work.std_arith.all Xilinx